首页> 外文期刊>International journal of RF and microwave computer-aided engineering >A low sampling clock, high bandwidth, master-slave track and hold amplifier
【24h】

A low sampling clock, high bandwidth, master-slave track and hold amplifier

机译:低采样时钟,高带宽,主从跟踪和保持放大器

获取原文
获取原文并翻译 | 示例
       

摘要

A fully-differential master-slave track and hold amplifier (MSTHA), with one-input,four-output and nearly 20 GHz bandwidth is designed and fabricated in 0.13-μmSiGe BiCMOS technology. Operating with a single +3.3 V supply, 0 V input directvoltage,2 GHz sampling clock input and 5 dBm input power, the MSTHA achievesa spurious free dynamic range (SFDR) of less than −31 dB up to 20 GHz, 0.5 mVrmsoutput noise amplitude (RMS, root of mean square) and totally power consumingabout 1.3 W.
机译:采用0.13-μmSiGeBiCMOS技术设计和制造具有一输入,四输出和近20 GHz带宽的全差分主从跟踪保持放大器(MSTHA)。 MSTHA使用+3.3 V单电源,0 V输入直流电压,2 GHz采样时钟输入和5 dBm输入功率工作时,在20 GHz以下,高达0.5 mVrms的输出噪声幅度下,可实现低于−31 dB的无杂散动态范围(SFDR)。 (RMS,均方根),总功耗约1.3W。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号