首页> 外文期刊>Microwave and optical technology letters >An 8 GS/s 20 GHz bandwidth master-slave track-and-hold amplifier in 65 nm CMOS
【24h】

An 8 GS/s 20 GHz bandwidth master-slave track-and-hold amplifier in 65 nm CMOS

机译:8 GS / S 20 GHz带宽主机轨道和保持放大器在65 nm CMOS中

获取原文
获取原文并翻译 | 示例
           

摘要

A 65 nm CMOS fully-differential track-and-hold amplifier (THA) in master-slave configuration is presented. For high-speed operation, Cherry-Hooper amplifier with input inductive-peaking and switched-source follower (SSF) circuit are used for the front-end preamplifier and master/slave track-and-hold circuits, respectively. On-wafer testing in single-ended input/output configuration shows that the fabricated THA exhibits 20 GHz switched-mode bandwidth and 11.9 dB conversion gain at 8 GS/s clock, with THD -36 dB and SFDR 36 dB within the 3-dB bandwidth, while consuming 361 mW of dc power at 2.6 V supply. This work represents the highest input bandwidth for master-slave THA in CMOS, to the best of authors' knowledge. The chip area is 0.681 mm(2) including pads (active chip area: 0.2 mm(2)).
机译:提出了65 nm CMOS完全差分轨道和保持放大器(THA),以主从配置为单位。 对于高速操作,具有输入电感峰值和开关源跟随器(SSF)电路的樱桃箍放大器分别用于前端前置放大器和主/从跟踪和保持电路。 单端输入/输出配置中的晶圆测试表明,制造的THA展示了20 GHz开关模式带宽和11.9dB转换增益,8 GS / S时钟,具有THD& -36 DB和SFDR& 36 dB在3 dB带宽内,同时在2.6 V电源下消耗361兆瓦的直流电源。 这项工作代表了CMOS中的最高输入带宽,以获得最佳作者的知识。 芯片面积为0.681毫米(2),包括垫(有源芯片面积:0.2mm(2))。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号