首页> 外文期刊>IEEE Transactions on Signal Processing >VLSI configurable delay commutator for a pipeline split radix FFT architecture
【24h】

VLSI configurable delay commutator for a pipeline split radix FFT architecture

机译:适用于流水线分割基数FFT架构的VLSI可配置延迟换向器

获取原文
获取原文并翻译 | 示例

摘要

This paper presents a full custom one-bit slice delay commutator for a pipeline split radix FFT (SRFFT) architecture, implemented using the true single-phase-clock (TSPC) circuit technique and a 1.0-/spl mu/m CMOS technology. This circuit can be configured or all intermediate SRFFT computation levels for transforms of lengths up to N=2048, where N is power of two. The circuit has been tested up to 200 MHz, having a power consumption of 1.1 W at 5 V of power supply.
机译:本文提出了一种用于流水线分割基数FFT(SRFFT)架构的完全定制的一位位片延迟换向器,该转换器使用真正的单相时钟(TSPC)电路技术和1.0- / splμ/ m CMOS技术实现。可以配置该电路或所有中间SRFFT计算级别,以进行长度高达N = 2048的转换,其中N是2的幂。该电路已经过200 MHz的测试,在5 V电源下的功耗为1.1W。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号