首页> 外文期刊>Nuclear Science, IEEE Transactions on >Fully Automated, Testable Design of Fine-Grained Triple Mode Redundant Logic
【24h】

Fully Automated, Testable Design of Fine-Grained Triple Mode Redundant Logic

机译:细粒度三重模式冗余逻辑的全自动,可测试设计

获取原文
获取原文并翻译 | 示例
           

摘要

A fully automated logic design methodology for radiation hardened by design high-speed logic using fine-grained triple modular redundancy (TMR) is presented. The methodology and circuits leverage commercial logic design automation tools. The circuit approach is validated for hardness using both heavy ion and proton broad beam testing. The base TMR self-correcting master-slave flip-flop is described, including testability features that disable the self-correction. The flow allows hardening of any synthesizable logic at clock frequencies comparable to unhardened designs and supports standard low-power techniques, e.g., clock gating and supply voltage scaling.
机译:提出了一种通过使用细粒度三重模块冗余(TMR)设计高速逻辑硬化辐射的全自动逻辑设计方法。该方法和电路利用了商业逻辑设计自动化工具。使用重离子和质子宽带电子束测试均验证了电路方法的硬度。描述了基本的TMR自校正主从触发器,包括禁用自校正的可测试性功能。该流程允许以与未经加固的设计相当的时钟频率加固任何可合成的逻辑,并支持标准的低功耗技术,例如时钟门控和电源电压缩放。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号