首页> 外文期刊>IEEE transactions on dependable and secure computing >Automatic Synthesis of Efficient Intrusion Detection Systems on FPGAs
【24h】

Automatic Synthesis of Efficient Intrusion Detection Systems on FPGAs

机译:在FPGA上自动合成有效的入侵检测系统

获取原文
获取原文并翻译 | 示例

摘要

This paper presents a methodology and a tool for automatic synthesis of highly efficient intrusion detection systems using a high-level, graph-based partitioning methodology and tree-based lookahead architectures. Intrusion detection for network security is a compute-intensive application demanding high system performance. The tools implement and automate a customizable flow for the creation of efficient field programmable gate array (FPGA) architectures using system-level optimizations. Our methodology allows for customized performance through more efficient communication and extensive reuse of hardware components for dramatic increases in area-time performance
机译:本文介绍了一种使用高级,基于图的分区方法和基于树的超前体系结构来自动综合高效入侵检测系统的方法和工具。用于网络安全的入侵检测是需要大量系统性能的计算密集型应用程序。该工具使用系统级优化来实现可定制流程,并将其自动化以创建高效的现场可编程门阵列(FPGA)体系结构。我们的方法论可以通过更有效的通信和大量重复使用硬件组件来实现自定义性能,从而显着提高时域性能

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号