首页> 外文期刊>Biomedical Circuits and Systems, IEEE Transactions on >Energy-Efficient Neuron, Synapse and STDP Integrated Circuits
【24h】

Energy-Efficient Neuron, Synapse and STDP Integrated Circuits

机译:节能神经元,突触和STDP集成电路

获取原文
获取原文并翻译 | 示例

摘要

Ultra-low energy biologically-inspired neuron and synapse integrated circuits are presented. The synapse includes a spike timing dependent plasticity (STDP) learning rule circuit. These circuits have been designed, fabricated and tested using a 90 nm CMOS process. Experimental measurements demonstrate proper operation. The neuron and the synapse with STDP circuits have an energy consumption of around 0.4 pJ per spike and synaptic operation respectively.
机译:介绍了超低能量的生物启发神经元和突触集成电路。突触包括一个与尖峰时序相关的可塑性(STDP)学习规则电路。这些电路已经使用90 nm CMOS工艺进行了设计,制造和测试。实验测量表明正确的操作。带有STDP电路的神经元和突触的能量消耗分别约为每个尖峰和突触操作0.4 pJ。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号