...
首页> 外文期刊>IEEE Micro >Toward advanced parallel processing: exploiting parallelism at task and instruction levels
【24h】

Toward advanced parallel processing: exploiting parallelism at task and instruction levels

机译:迈向高级并行处理:在任务和指令级别利用并行性

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

The status of two projects that entail the development of a reconfigurable parallel processor system with 128 Sparc microprocessors and a superscalar processor with four operations proceeding in parallel is discussed. The design principles, system configuration, processing element, network architecture, and memory architecture of the reconfigurable processors (called KRPP) are described. The operating system for KRPP is discussed. The architecture for the superscalar (called a dynamically hazard-resolved, statically code-scheduled, nonuniform superscalar) is presented.
机译:讨论了需要开发具有128个Sparc微处理器的可重构并行处理器系统和具有四个并行进行的超标量处理器的两个项目的状态。描述了可重配置处理器(称为KRPP)的设计原理,系统配置,处理元素,网络体系结构和内存体系结构。讨论了KRPP的操作系统。提出了超标量的体系结构(称为动态风险解决,静态代码调度,非均匀超标量)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号