机译:基于Hebbian特征滤波器的基于FPGA的实时多通道峰值排序
Tsinghua National Laboratory for Information Science and Technology, Institute of Microelectronics, Tsinghua University, Beijing, P.R China;
Brain–machine interface (BMI); Hebbian learning; field-programmable gate array (FPGAs); hardware architecture design; spike sorting;
机译:基于流的Hebbian特征滤波器用于实时神经元尖峰识别
机译:基于128通道FPGA的实时峰值分派双向闭环神经接口系统
机译:使用广义Hebbian算法的高效多通道Spike排序VLSI架构
机译:基于高效的FPGA架构,用于使用广义Hebbian算法进行尖峰分类
机译:通过依赖尖峰时间的可塑性(STDP)进行竞争性的Hebbian学习。
机译:基于流的Hebbian特征滤波器用于实时神经元尖峰识别
机译:使用Hebbian特征滤波器进行基于FpGa的实时多通道尖峰分类