...
机译:采用65nm技术的优先编码器的低功耗布局设计
机译:使用90 mm技术的优先编码器的功率和面积高效设计
机译:采用45nm技术的8位优先级编码器的功率和面积高效设计
机译:采用65nm CMOS技术的dB线性功率检测器的设计
机译:在65nm低功耗技术平台上设计的超低功耗6T SRAM单元,适合高温应用
机译:采用65nm CMOS技术的基于时间的低功耗,低失调5位1 Gs / S闪存ADC设计
机译:用于汽车压力和温度复合传感器的信号调理IC中采用180 Nm CMOS技术的低功耗小面积符合AEC-Q100标准的SENT发送器的设计
机译:采用优先编码和时钟门控的低功耗时序电路设计