首页> 外文期刊>IEICE Electronics Express >A fast-locking harmonic-free digital DLL for DDR3 and DDR4 SDRAMs
【24h】

A fast-locking harmonic-free digital DLL for DDR3 and DDR4 SDRAMs

机译:用于DDR3和DDR4 SDRAM的快速锁定无谐波数字DLL

获取原文
           

摘要

A new digital delay-locked loop (DLL) for DDR3/DDR4 SDRAM is presented. The proposed digital DLL employs a new noise-tolerant triple (MSB-interval + binary + sequential) search algorithm for implementing a harmonic-free, fast-locking capability while retaining low jitter, low power performance, and a wide operating frequency range. The proposed DLL with duty-cycle correction is designed using a 38-nm CMOS process and occupies an active area of just 0.02 mm2. The DLL operates over a frequency range of 0.3a??2.0 GHz and achieves a peak-to-peak jitter of 7.78 ps and dissipates 3.48 mW from a 1.1 V supply at 1 GHz.
机译:提出了一种用于DDR3 / DDR4 SDRAM的新型数字延迟锁定环(DLL)。拟议的数字DLL采用了一种新的耐噪三重(MSB间隔+二进制+顺序)搜索算法,以实现无谐波,快速锁定功能,同时保持低抖动,低功耗性能和宽工作频率范围。带有占空比校正功能的DLL是采用38 nm CMOS工艺设计的,其有效面积仅为0.02 mm2。 DLL在0.3a?2.0 GHz的频率范围内工作,并实现了7.78 ps的峰峰值抖动,并在1 GHz下从1.1 V电源消耗了3.48 mW的功率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号