首页> 外文期刊>IEEE Transactions on Computers >Efficient diminished-1 modulo 2/sup n/ + 1 multipliers
【24h】

Efficient diminished-1 modulo 2/sup n/ + 1 multipliers

机译:高效减1模2 / sup n / + 1乘法器

获取原文
获取原文并翻译 | 示例

摘要

In this work, we propose a new algorithm for designing diminished-1 modulo 2/sup n/+1multipliers. The implementation of the proposed algorithm requires n + 3 partial products that are reduced by a tree architecture into two summands, which are finally added by a diminished-1 modulo 2/sup n/+1 adder. The proposed multipliers, compared to existing implementations, offer enhanced operation speed and their regular structure allows efficient VLSI implementations.
机译:在这项工作中,我们提出了一种用于设计减1模2 / sup n / + 1乘数的新算法。所提出算法的实现需要n + 3个部分乘积,这些乘积被树结构缩减为两个被乘数,最后由减1模2 / sup n / + 1加法器相加。与现有的实现相比,建议的乘法器提供了更高的运算速度,并且它们的规则结构允许高效的VLSI实现。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号