机译:用于1.2 GHz RISC微处理器的0.004 mm2便携式多相时钟发生器磁贴
CMOS digital integrated circuits; clocks; digital phase locked loops; low-power electronics; microprocessor chips; reduced instruction set computing; CMOS technologies; RISC microprocessor; adjustable clock phase; clock-on-demand circuit structures; frequency 625;
机译:用于1.2 GHz RISC微处理器的0.004-mm $ ^ {2} $便携式多相时钟发生器磁贴
机译:具有流水线RISC微处理器的具有两个时钟周期的朴素贝叶斯分类器的节能动态分支预测器
机译:用于微处理器的低抖动PLL时钟发生器,锁定范围为340-612 MHz
机译:用于1.2GHz RISC微处理器的0.004mm / sup 2 /便携式多相时钟发生器
机译:使用单延迟线相位补偿技术的多相时钟发生器及其在1 / n速率时钟和数据恢复中的应用
机译:使用便携式基于微处理器的分段足部力量测量系统进行步态分析
机译:具有双时钟周期Naïve贝叶斯分类器的节能动态分支预测因子,用于流水型RISC微处理器
机译:基于aDa的实时精简指令集计算机(RIsC)微处理器:基于RIsC的实时应用硬木支持。