首页> 美国卫生研究院文献>Sensors (Basel Switzerland) >A Low-Resources TDC for Multi-Channel Direct ToF Readout Based on a 28-nm FPGA
【2h】

A Low-Resources TDC for Multi-Channel Direct ToF Readout Based on a 28-nm FPGA

机译:基于28nm FPGA的多通道直接TOF读数的低资源TDC

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In this paper, we present a proposed field programmable gate array (FPGA)-based time-to-digital converter (TDC) architecture to achieve high performance with low usage of resources. This TDC can be employed for multi-channel direct Time-of-Flight (ToF) applications. The proposed architecture consists of a synchronizing input stage, a tuned tapped delay line (TDL), a combinatory encoder of ones and zeros counters, and an online calibration stage. The experimental results of the TDC in an Artix-7 FPGA show a differential non-linearity (DNL) in the range of [−0.953, 1.185] LSB, and an integral non-linearity (INL) within [−2.750, 1.238] LSB. The measured LSB size and precision are 22.2 ps and 26.04 ps, respectively. Moreover, the proposed architecture requires low FPGA resources.
机译:在本文中,我们介绍了一个基于现场可编程门阵列(FPGA)的时间 - 数字转换器(TDC)架构,以实现具有低使用资源的高性能。该TDC可用于多通道直接飞行时间(TOF)应用。所提出的架构包括同步输入级,调谐的触发线(TDL),一个和零计数器的组合编码器,以及在线校准阶段。 ARIX-7 FPGA中TDC的实验结果显示了[-0.953,1185] LSB的范围内的差分非线性(DNL),以及[-2.750,1.238] LSB内的整体非线性(INL) 。测量的LSB尺寸和精度分别为22.2 ps和26.04 ps。此外,所提出的架构需要低FPGA资源。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号