首页> 中文期刊>自动化技术与应用 >卫星信息处理系统中基于FPGA的时序电路设计

卫星信息处理系统中基于FPGA的时序电路设计

     

摘要

本文卫星信息处理系统中基于FPA的时序电路设计进行了研究,给出了系统构成,进行了软件设计和硬件设计及系统实现工作,并认真分析了各种时序之间的关系,提出了利用复杂可编程逻辑器(CPLD)方法来提高单片机系统的集成化、智能化和可靠性,有效的压缩了占有空间,利用PC机实现了测试设备之间的信息连接.实验结果表明:该系统研制是成功的,并且已被工程应用.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号