首页> 中文期刊> 《山东科学》 >基于射极耦合逻辑的数字延迟系统

基于射极耦合逻辑的数字延迟系统

         

摘要

This paper presented a novel digital delay system based on such positives as high conversion rate, low delay and high reliability of emitter coupled logic (ECL). The LVTTL signal ,which was the output of FPGA and served as the input trigger signal, was transmitted to AD9500 after level conversion. The delayed output signal of AD9500 was converted back to LVTTL signal to be the ouput signal of the system terminal. Differential signal served as the input of the system, and terminal circuit was employed to process the transmitted signal. Test results show that the system achieves a delay resolution of 100 ps.%利用射极耦合逻辑(ECL)转换速度快、延迟小、可靠性强等特点,提出了一种新颖的数字延迟系统实现方案,现场可编程门阵列(FPGA)输出的LVTTLL电平信号作为系统的输入触发信号,经过电平转换传榆给8位数字可编程延迟芯片AD9500。AD9500的延迟输出再经过电平转换,以LVTTL电平信号作为系统终端的输出形式。在信号传输过程中,系统采用差分方式,并对传输信号做了端接处理,增强了高速信号的抗干扰性。测试结果显示系统实现了分辨率为100ps的数字延迟。

著录项

  • 来源
    《山东科学》 |2011年第5期|22-25|共4页
  • 作者单位

    山东省科学院自动化研究所,山东济南250014;

    山东省科学院自动化研究所,山东济南250014;

    山东省科学院自动化研究所,山东济南250014;

    山东省科学院自动化研究所,山东济南250014;

    山东省科学院自动化研究所,山东济南250014;

    山东省科学院自动化研究所,山东济南250014;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP273.2;
  • 关键词

    数字延迟; 射极耦合逻辑; AD9500;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号