首页> 中文期刊> 《科技创新导报》 >基于FPGA的级联码译码器的设计与实现

基于FPGA的级联码译码器的设计与实现

         

摘要

介绍了一种基于FPGA的级联码译码器的高计及其实现,给出了其系统结构,该级联码由RS码、卷积码以及交织器构成.其中内码卷积码采用viterbi译码,由分支路径度量、加比选和幸存路径度量等几部分组成;交织器采用块交织,交织宽度为204,交织深度为4;外码RS码采用BM迭代算法,由伴随式的计算、关键方程的求解、钱搜索和Forney算法等几部分组成.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号