首页> 中文期刊>现代电子技术 >一种低温漂低功耗的带隙基准源的设计

一种低温漂低功耗的带隙基准源的设计

     

摘要

设计一种低温漂低功耗的带隙基准结构,在传统带隙基准核心电路结构上增加一对PNP管,两个双极型晶体管叠加的结构减小了运放的失调电压对输出电压的影响,降低了基准电压的温度失调系数.电路设计与仿真基于CSMC0.5μm CMOS工艺,经流片,测得室温下带隙基准输出电压为1.326 65 V,在-40~+85℃范围内的温度系数为2.563 ppm/℃;在3.3 V电源电压下,整个电路的功耗仅为2.81μW;在2~4 V之间的电源调整率为206.95 ppm.

著录项

  • 来源
    《现代电子技术》|2009年第4期|4-7|共4页
  • 作者

    何荣; 吕坚; 蒋亚东;

  • 作者单位

    电子科技大学电子薄膜与集成器件国家重点实验室,四川,成都,610054;

    电子科技大学电子薄膜与集成器件国家重点实验室,四川,成都,610054;

    电子科技大学电子薄膜与集成器件国家重点实验室,四川,成都,610054;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 场效应型;
  • 关键词

    带隙基准; 低温漂; 低功耗; CMOS;

  • 入库时间 2022-08-18 03:30:52

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号