首页> 中文期刊>现代电子技术 >阻变型非易失性存储器单元电路结构设计与Spice仿真

阻变型非易失性存储器单元电路结构设计与Spice仿真

     

摘要

为进一步确定阻变型非易失性存储器的擦写速度、器件功耗和集成度等实用化的性能指标,设计RRAM存储器单元电路结构,并使用HSpice软件分别对RRAM存储器单元结构电路的延时和功耗性能进行仿真.同时,通过仿真对双极型和单极型两种电阻转变类型及器件工艺进行比较和分析,确定1T1R结构电路单元适用于双极型阻变型非易失性存储器件,并且电路仿真的结果为阻变型非易失性存储器的进一步实用化提供了参考.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号