首页> 中文期刊> 《微处理机》 >RLL(2,12;8,15)调制码设计与FPGA实现

RLL(2,12;8,15)调制码设计与FPGA实现

         

摘要

在分析现有光盘调制码的基础上,提出了一种新的RLL(2,12;8,15)编码.给出了码的构造方法和编解码步骤,并与几种常见的游程长度受限码进行了比较,分析了其优缺点,在FPGA上完成硬件实现.

著录项

  • 来源
    《微处理机》 |2008年第4期|184-185188|共3页
  • 作者单位

    武汉光电国家实验室信息存储研究部;

    信息存储系统教育部重点实验室;

    武汉;

    430074;

    武汉光电国家实验室信息存储研究部;

    信息存储系统教育部重点实验室;

    武汉;

    430074;

    武汉光电国家实验室信息存储研究部;

    信息存储系统教育部重点实验室;

    武汉;

    430074;

    武汉光电国家实验室信息存储研究部;

    信息存储系统教育部重点实验室;

    武汉;

    430074;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 光存贮器及其驱动器;
  • 关键词

    游程长度受限码; 光存储; 前视; 调制码;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号