首页> 中文期刊> 《集成电路与嵌入式系统》 >GPS+BDS双模的快速定位接收机设计

GPS+BDS双模的快速定位接收机设计

     

摘要

介绍了以FPGA和DSP为主要芯片的双模接收机的整体方案设计。系统主要分为三个模块:射频前端模块、基带信号处理模块和定位解算模块。系统充分利用FPGA和DSP各自的优势完成了接收机对卫星信号的捕获、跟踪和定位解算功能。通过粗略的本地时间、本地位置和有效星历进行发射时间预测的快速定位,在不经过导航电文位同步和帧同步的情况下,对信号发射时刻进行预测,实现快速定位。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号