首页> 中文期刊> 《集成电路与嵌入式系统》 >ARM+FPGA的双模导航接收机硬件平台设计

ARM+FPGA的双模导航接收机硬件平台设计

     

摘要

卫星导航系统能够为广大用户提供全天时、全天候、高精度的导航、定位和授时服务。本文介绍一种基于ARM+FPGA架构的GPS/BDS双模导航接收机的设计方法。该设计分为3部分:射频部分电路设计、FPGA部分电路设计和ARM电路设计。其中,射频部分主要完成GPS/L1频点、BD2/B1以及B3频点卫星信号的下变频及采样。FPGA部分做信号处理,ARM负责信息处理。经过测试,此设计是可行的,能够达到导航接收机对于定位和授时精度的要求。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号