首页> 中文期刊> 《西安电子科技大学学报》 >低功耗并行MIMO空间复用检测器的VLSI结构

低功耗并行MIMO空间复用检测器的VLSI结构

         

摘要

针对2×2天线配置的多输入多输出无线通信系统,提出了一种新颖的近最大似然多输入多输出检测算法.此算法只对搜索树的第2层节点耗尽搜索,第1层应用区域判定法直接得到假设星座点和反假设点,不需要对每一层搜索树的部分欧几里得距离排序,降低了计算复杂度,而且适合并行处理.依据该算法设计了规则的、流水线型的超大规模集成电路,可以配置并行检测核的数目,从而可灵活地控制吞吐率.在40nm的工艺下,约束工作电压为1.08V,设定时钟频率为156MHz,版图实现可以达到312Mbit/s的吞吐量和23mW的功耗,处理延迟仅为0.051ns.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号