首页> 中文期刊> 《测试技术学报》 >一种基于FPGA技术的高速数字化仪的设计

一种基于FPGA技术的高速数字化仪的设计

         

摘要

介绍了一种基于FPGA的高速数字化仪的理论设计和实现方法,从硬件角度给出了设计思路和实现方法.整个系统核心器件包括:高速数模转换芯片,拥有14 b精度,150 MHz转换速率等性能;高性能FPGA;板载4片32 b SDRAM,能够增加采样深度,提高存储速率,实现大数据量的实时存储.使用Verilog语言编写底层FPGA程序.测试结果表明:可以实现可控深度的预采样;ADC有效位达14 b,输入10 MHz的正弦信号时,通道间相干系数能达到0.998 3,信号完整,能满足对高速信号的采集要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号