首页> 中文期刊> 《电气电子教学学报》 >基于FPGA的提高延时精度和范围的方法

基于FPGA的提高延时精度和范围的方法

         

摘要

为了提高延时的精度和范围,解决两者之间的矛盾,本文提出了一种利用不同时钟之间的相位关系提高延时精度的方法。该方法首先利用FPGA中锁相环将同一参考时钟进行移相形成具有不同相位信息的一组时钟,然后将这些具有不同相位关系的时钟作为一种特殊的Gray码计数器的输入来实现延时的精细计数,然后通过采用粗延时和精延时相结合的方法增加了延时的范围。本文最后用FPGA对该方法进行了实现,实验结果表明该方法具有在时钟频率一定的前提下,有效提高延时精度和范围的特点,有效的解决了延时精度和范围的矛盾。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号