首页> 中文期刊>计算机研究与发展 >可重构计算的硬件结构

可重构计算的硬件结构

     

摘要

首先讨论了可重构计算的基本含义及特点,指出它的实质是突破了通用微处理仅时间维可变,ASIC空间维可变的限制,实现时间、空间两维可编程.其次,系统地综述了基于FPGA的可重构计算硬件结构的基本技术,重点讨论了逻辑单元的粒度及单元间互连的路由问题.最后给出了基于可重构计算的几个典型体系结构框架.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号