首页> 中文期刊> 《智能计算机与应用》 >基于74LS112的同步五进制加法计数器的设计与仿真

基于74LS112的同步五进制加法计数器的设计与仿真

         

摘要

根据同步时序逻辑电路设计思路,利用集成边沿JK触发器74LS112设计的同步五进制加法计数器,借助Muhism10进行仿真调试.该计数器主要由脉冲信号模块、触发模块和计数显示模块组成,可实现0~4共计5种计数状态.实验结果表明,该计数器的设计合理,不仅完美体现了理论推导与仿真实践的高度一致,而且可以作为设计任意进制同步加法计数器的参考.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号