首页> 中文期刊> 《电子世界》 >基于ARTIX-7 FPGA多端口DDR3读写设计

基于ARTIX-7 FPGA多端口DDR3读写设计

         

摘要

cqvip:FPGA外挂DDR3作为存储器,在许多产品中都有着广泛的应用。FPGA+DDR3设计时,一般都会使用FPGA自带的DDR3控制器IP Core,缩短开发周期。然而面对着产品的升级需求时,产品中的核心器件FPGA也会相应的进行升级,但IP Core未必兼容,比如在以往应用十分广泛的XILINX SPARTAN-6的DDR3控制器IP Core可以支持多端口读写设计,但升级到ARTIX-7的DDR3控制器IP Core则不支持多端口模式。基于这个问题,本文给出了基于ARTIX-7 FPGA多端口DDR3读写设计方案,并进行仿真验证。

著录项

  • 来源
    《电子世界》 |2019年第24期|132-133136|共3页
  • 作者

    郭要强; 毛建华;

  • 作者单位

    深圳驼人生物医疗电子股份有限公司;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类
  • 关键词

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号