首页> 中文期刊> 《电子科技》 >锁相环电源噪声激起的抖动灵敏度研究

锁相环电源噪声激起的抖动灵敏度研究

         

摘要

锁相环作为噪声敏感器件,最大干扰源来自电源噪声.为实现系统的高性能,盲目降噪是很多工程师唯一手段.文中指出,不同频点电源噪声对PLL造成的抖动不同,而单纯降噪可能导致过度设计且不能达到目的.文中通过搭建锁相环Spice模型,开发的一款软件作为论证工具来阐述抖动灵敏度概念.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号