首页> 中文期刊>数字化用户 >高精度、低噪声的全差分运算放大器设计

高精度、低噪声的全差分运算放大器设计

     

摘要

本文设计了一款高精度、低噪声的全差分运算放大电路.该电路采用三级级联结构,输入级采用多个PMOS管并联,以便强有力的抑制电压噪声;中间级采用共栅极放大器和源极跟随器级联的形式;输出级采用四个以电流镜为负载的差动放大电路的组合电路级联上一个共源极放大电路,将差分输入转换成单端输出,并减小输出电阻,达到轨到轨输出.经仿真测试,电路的开环电压增益为125dB,输入电压噪声为3.3nv/√Hz,单位增益带宽为135MHz,达到了设计目标.

著录项

  • 来源
    《数字化用户》|2018年第35期|215-218|共4页
  • 作者单位

    天津科技大学电子信息与自动化学院 天津 300202;

    天津科技大学电子信息与自动化学院 天津 300202;

    天津科技大学电子信息与自动化学院 天津 300202;

    天津科技大学机械工程学院 天津 300202;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类
  • 关键词

    MOS管; 低噪声; 全差分放大器;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号