首页> 中文期刊> 《计算机与网络》 >基于HLS的LDPC译码设计与实现

基于HLS的LDPC译码设计与实现

     

摘要

针对低密度奇偶校验码(Low Density Parity Check Code,LDPC)码长长、码率多、校验矩阵复杂,导致FPGA开发难度大、开发周期长等问题.在对LDPC校验矩阵和译码算法深入分析基础上,提出了一种基于HLS的LDPC设计与实现方案.基于HLS开发流程完成了LDPC译码的RTL实现,详细说明了开发过程的关键问题及优化办法.与常规HDL开发流程相比,基于HLS开发的LDPC译码吞吐率更高,时序更好,且便于后期移植和升级.

著录项

  • 来源
    《计算机与网络》 |2021年第13期|66-69|共4页
  • 作者

    杨伟; 李慧; 张鹏; 韩星;

  • 作者单位

    河北省电磁频谱认知与管控重点实验室 河北石家庄050081;

    中国人民解放军75775部队 云南昆明650000;

    河北省电磁频谱认知与管控重点实验室 河北石家庄050081;

    河北省电磁频谱认知与管控重点实验室 河北石家庄050081;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 通信理论;
  • 关键词

    LDPC; 译码算法; FPGA; HLS;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号