首页> 中文期刊> 《计算机工程与科学》 >基于FPGA的磁盘阵列校验卡的设计与实现

基于FPGA的磁盘阵列校验卡的设计与实现

         

摘要

本文给出了一种采用Altera公司的Cyclone系列EP1C12Q240C8的FPGA芯片设计磁盘阵列校验卡的硬件电路的方法.该设计采用了并行的思想,令数据在PCI总线上的传输过程和校验计算过程在时间上重叠,使得整个校验过程耗费的时间等同于数据在总线上传输的时间,从而最大限度地提高了校验性能.设计经软件仿真和硬件实现,结果表明电路性能可靠.

著录项

  • 来源
    《计算机工程与科学》 |2007年第2期|107-109|共3页
  • 作者单位

    华中科技大学计算机科学与技术学院信息存储系统教育部重点实验室;

    湖北;

    武汉;

    430074;

    华中科技大学计算机科学与技术学院信息存储系统教育部重点实验室;

    湖北;

    武汉;

    430074;

    华中科技大学计算机科学与技术学院信息存储系统教育部重点实验室;

    湖北;

    武汉;

    430074;

    华中科技大学计算机科学与技术学院信息存储系统教育部重点实验室;

    湖北;

    武汉;

    430074;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 外部设备;
  • 关键词

    磁盘阵列; 现场可编程门阵列; 奇偶校验;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号