首页> 中文期刊> 《计算机工程与应用》 >高速伪随机数发生器的设计与实现

高速伪随机数发生器的设计与实现

     

摘要

该文以物理噪声源和LFSR为基础,利用FPGA设计了一款高速伪随机数发生器DPFSR.这款高速伪随机数发生器既能满足密码学领域对随机数的高质量的要求,又能满足实际应用对随机数的高速度的要求,输出速率能达到上千兆bps.该文介绍了DPFSR的设计原理、安全性分析、设计参数并且给出了随机性测试结果.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号