首页> 中文期刊>计算机与数字工程 >一种优化的BCH编解码器的设计与实现∗

一种优化的BCH编解码器的设计与实现∗

     

摘要

针对NAND Flash制造工艺不断提高,导致其内部数据在存储时出错概率越来越大的问题,提出一种优化的BCH编解码器设计。在编码电路采用16位并行操作,解码电路采用3级流水线操作,以提高数据的处理速度。完成电路的仿真验证,仿真结果表明使用优化后的BCH编解码器,可以正确校正多达48位出错位,并完成基于SMIC 0.11μm工艺库的设计综合,综合结果表明该设计在工作频率、面积和功耗方面得到很大改善。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号