您现在的位置: 首页> 研究主题> NAND Flash

NAND Flash

NAND Flash的相关文献在2004年到2022年内共计516篇,主要集中在自动化技术、计算机技术、无线电电子学、电信技术、机械、仪表工业 等领域,其中期刊论文334篇、会议论文4篇、专利文献178篇;相关期刊164种,包括科学技术与工程、电子技术应用、电子器件等; 相关会议3种,包括中国航空学会2009年学术年会—全国第13届信号与信息处理学术年会、第十五届全国遥测遥控技术年会、全国第七届嵌入式系统与单片机学术交流会等;NAND Flash的相关文献由1094位作者贡献,包括迟志刚、胡胜发、陈诚等。

NAND Flash—发文量

期刊论文>

论文:334 占比:64.73%

会议论文>

论文:4 占比:0.78%

专利文献>

论文:178 占比:34.50%

总计:516篇

NAND Flash—发文趋势图

NAND Flash

-研究学者

  • 迟志刚
  • 胡胜发
  • 陈诚
  • 肖佐楠
  • 郑茳
  • 周洋
  • 姜凯
  • 张涛
  • 易若翔
  • 朱岩
  • 期刊论文
  • 会议论文
  • 专利文献

搜索

排序:

年份

作者

    • 陈敏; 邢白灵
    • 摘要: 3DNAND闪存与2DNAND闪存在存储架构上虽然有比较明显的差异,但是其存储单元的基本物理结构组成是相同的。在3DNAND存储器结构中,采用垂直堆叠多层数据存储单元的方式,实现堆叠式的3DNAND存储器结构。在3DNANDFlash中,多位存储单元可被编程于多阶编程阈值电压的其中之一阶,以实现一个多位存储单元可以存储多个不同数据的目的。
    • 王莞; 魏敬和; 于宗光
    • 摘要: 随着NAND Flash存储单元的快速发展,存储密度增加使得器件的出错概率增加,为此提出了一种优化的BCH编解码器结构,编码和解码过程每个时钟周期可以并行处理16位数据,其中译码电路中的伴随式模块、错误位置多项式模块与钱氏(Chien)搜索模块采取三级流水线结构,纠错和检错阶段可以同时进行,有效地提高数据的处理速度和纠错速度。在完成电路的RTL设计后利用VCS工具完成了电路的仿真验证,结果表明在传输8 192 bit数据生成672校检因子情况下实现了48位纠错,工作频率最高支持200 MHz。
    • 吴录辉; 颜炳佳
    • 摘要: 随着存储工艺的发展,NANDFlash存储架构被提出后,凭借存储量大,读写速度快等优势,迅速成为存储介质的首选。目前,存储系统通过控制器完成与Flash闪存颗粒的交互,但随着存储数据越来越巨大,NAND Flash控制器的稳健性、完备性也越来越受重视。本文采用System Verilog语言搭建测试环境,并结合SVA断言技术提出新的验证策略,即收集代码覆盖率、功能覆盖率、断言覆盖率三个重要指标,对NAND Flash控制器模块进行全面有效的验证,确保同步时钟单通道模式下,控制器使用双FSM设计依然符合设计要求。
    • 王征; 何云丰; 孙兴国; 吴凡路; 王栋
    • 摘要: 由于地球和火星之间数据传输带宽受限,无法将大量的高分辨率图像实时传回地面,天问一号高分辨率相机需要载荷本身具备图像存储能力。针对高分辨率相机成像数据量巨大问题,本文设计了基于FPGA的NAND Flash图像存储及处理系统。首先,根据成像系统CCD和CMOS图像传感器输出种类,划分了NAND Flash存储空间。接着,为解决高速率存储问题,设计了流水存储方法。然后,针对在轨新增坏块问题,设计了坏块自检方法。最后,为解决地火传输带宽紧张问题,设计了下采样、像元融合、区域提取等图像处理方法。试验结果表明,高分相机存储及处理系统接收并存储图像数据率达到3 Gb/s,下行数据量最低约可降至原数据量0.4%。通过使用多种下行工作模式,既能获取丰富的图像数据,又能满足深空探测有限的传输速率。
    • 何云丰; 王栋; 王征; 关海南; 张博威; 闫得杰
    • 摘要: 为了解决天问一号高分辨率相机拍摄时高输出图像数据率与火地间数据传输速率带宽低的问题,设计了一套以NAND Flash为存储介质,以FPGA为控制核心的图像存储电子学系统。设计对NAND Flash同时使用并行处理和4级流水技术,满足了相机图像高数据率存储要求。为了保证图像存储系统的可靠性,针对NAND Flash存在坏块的问题,对文件存储系统进行存储区划分并建立了坏块替换机制;同时,为了避免Nand Flash原始误码率和空间单粒子辐射效应的影响,提出了12×4 bit Hamming校验策略,并将校验码分割与图像数据进行存储;试验结果表明,设计的图像存储电子学系统,单通道最高实时图像存储数据率达到1 276 Mbps,实现了图像数据的可靠存储,可对12×4 bit单元的图像数据实现1 bit纠错,满足载荷任务的研制需求。
    • 龚锐; 石伟; 刘威; 张剑锋; 王蕾
    • 摘要: NAND Flash存储器以其容量大、成本低和速度快的优势,在嵌入式系统中得到广泛的应用。但是,由于NAND Flash固有的器件特性,必须要有驱动才能对其进行读写,存储于其上的代码不能直接执行,因此其并不适合作为系统启动代码的存储介质。一般采用NOR Flash存储启动代码并直接执行,然后再引导存储于NAND Flash中的操作系统镜像,这增大了系统成本和功耗。设计并实现了一种基于NAND Flash的CPU安全启动方法。该方法首先通过软硬件结合的方式,在片内NAND Flash控制器中增加块映射表结构,并由NAND Flash中第1块空间存储的代码进行好块寻找和块映射表填写,使NAND Flash的一部分存储空间可以直接映射为硬件可访问的内存空间,从而使得NAND Flash可以作为系统启动的存储介质,实现仅需NAND Flash存储的系统。还提出了一种扩展BootROM的方案,结合NAND Flash地址映射结构,将片内BootROM的一部分扩展到NAND Flash的第1块存储空间中,并通过Hash比对验证BootROM,从而有效降低了片内BootROM的设计复杂度,减少了代码量。通过提出的方法,可以有效地实现单NAND Flash系统的安全启动,降低了系统成本,提高了系统的安全特性。
    • 杨兴洪; 王振; 胡江海; 李宁; 王运付
    • 摘要: 5G被赋予为用户带来革命性体验及使能千行百业数字化转型的重任,随着大规模的商用,给传统制造、能源、交通运输、医疗、数字娱乐等行业注入了新的活力。5G毫米波具有频谱资源丰富、带宽极大、极低时延、厘米级的高精度定位,是5G重点部署的关键技术。在这样一种背景下,文中进行了5G毫米波终端的设计,主要介绍该终端的软、硬件架构设计。该终端通过接入毫米波网络,向用户提供超大带宽的上下行网络,提供极低时延的网络体验,可广泛应用于无线宽带入户、工业互联网等场景,具有较广阔的商业应用前景。
    • 李中; 周加谊; 曹睿
    • 摘要: 坏块管理是固态硬盘算法中的重要组成部分,基于NAND Flash的固态硬盘必然存在坏块,坏块不能可靠存储数据,需要进行管理。该文提出一种基于多通道固态硬盘坏块管理的算法,采用1位信息与一个Block对应,建立坏块表标记所有Block状态的方法,结合坏块表建立物理Block和Raid⁃Block的映射表,得出一个RaidBlock与多个物理Block的对应关系;建立RaidBlock表,通过对坏块表和RaidBlock的管理,在不影响多通道并发的前提下,解决固态硬盘NAND Flash在使用过程中出现坏块对性能和数据一致性产生影响的问题,提高固态硬盘的读写速度,可对读写数据进行保护。
    • 曾锋; 徐忠锦
    • 摘要: 在现代电子设备中,越来越多的产品使用NAND FLASH芯片来进行大容量的数据存储,而且使用FPGA作为核心处理芯片与NAND FLASH直接交联。根据NAND FLASH的特点,需要识别NAND FLASH芯片的坏块并进行管理。FPGA对坏块的管理不能按照软件的坏块管理方式进行。本文提出了一种基于FPGA的NAND FLASH芯片坏块表的设计方法,利用FPGA中RAM模块,设计了状态机电路,灵活地实现坏块表的建立、储存和管理,并且对该设计进行测试验证。
    • 刘泽鹏; 苏新彦; 王小亮; 赵飞飞; 王鹏程
    • 摘要: 针对现有冲击波测试系统精度不足及爆炸测试后易损坏的问题,设计了一种通用式高精度存储式冲击波测试系统.首先,该系统以通用、模块化的总体设计思想,在此基础上把操作面板、传感器、采集电路、存储电路集成一体.测试系统以FPGA为主控芯片,采用ICP型压力传感器,将采集到的信号通过高精度A/D转换器进行数/模转换,并存储在NAND Flash中,待爆炸结束后将数据进行回读.最后通过减小系统体积,降低测试系统被破片击中的概率.多次试验结果表明,该系统在军工领域有较高的工程应用价值.
  • 查看更多

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号