首页> 中文期刊> 《计算机与数字工程》 >一种新型时钟计数器的电路设计

一种新型时钟计数器的电路设计

         

摘要

本文所讨论的时钟计数器是一个工业控制计时芯片设计中的一部分.本芯片已经在无锡投片成功.这个时钟计数器可以从00年计时到99年.能选择24小时计数方式或12小时计数方式;可对二月进行闰年自动调整.此电路的新颖之处在于每个基本计数单元中加入了SRAM锁存器.通过对SRAM的控制可向计时器同步或异步置位,同时能使电路的稳定性增强.晶体管电路图用SpectreS模拟器进行晶体管级仿真,以验证电路的正确性.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号