首页> 中文期刊>电子器件 >1.2V高线性度低噪声折叠混频器设计

1.2V高线性度低噪声折叠混频器设计

     

摘要

设计一种工作在1.2 V低电源电压下的折叠混频器.混频器电路采用折叠结构和电流复用技术,降低电源电压,减小直流功耗,降低噪声、提高增益和线性度.跨导级采用交流耦合互补跨导进一步降低电源电压.混频器设计基于SMIC 0.18 μm标准CMOS工艺.仿真结果表明:输入射频频率和输出中频频率为2.5 GHz和100 MHz时,IIP3为3.857 dBm,NF为5.257 dB,转换增益为9.787 dB,功耗为5.22 mW.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号