首页> 中文期刊> 《中国集成电路》 >10位低功耗逐次逼近型模数转换器的设计

10位低功耗逐次逼近型模数转换器的设计

         

摘要

本文提出了一种10位低功耗逐次逼近型(Successive Approximation Register,SAR)模数转换器.电路采用分段式电荷型数模转换器和全动态比较器,使得本设计在同等采样速率下具有更高分辨率及更低功耗,同时具有良好的线性度和较广的输入范围.本设计采用SMIC 0.18μm CMOS工艺,电源电压为1.2V,采样速率为6MS/s.仿真结果表明,ADC的SFDR为81.5dB,SNDR为59.9dB,其能达到9.65bit分辨率,且功耗仅为0.091mW.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号