首页> 中文期刊>航空计算技术 >接口总线主设备访问通路设计及实现

接口总线主设备访问通路设计及实现

     

摘要

介绍了一种具有通用性的主机接口主设备后端逻辑的设计实现.基于特定应用环境下,依据应用需求,控制需求及数据传输特点,提出了一种具备通用性、易于调试的主设备后端逻辑电路设计,能够通过主设备后端逻辑对外部主机内存读写操作,实现了后端逻辑作为主设备时,从外部主机中读取或写入初始化过程中主机内存分配空间中的数据或后端逻辑所需命令.

著录项

  • 来源
    《航空计算技术》|2018年第4期|119-120,129|共3页
  • 作者

    马超; 刘浩; 王婷; 田泽;

  • 作者单位

    航空工业西安航空计算技术研究所,陕西 西安710068;

    集成电路与微系统设计航空科技重点实验室,陕西 西安710068;

    航空工业西安航空计算技术研究所,陕西 西安710068;

    集成电路与微系统设计航空科技重点实验室,陕西 西安710068;

    航空工业西安航空计算技术研究所,陕西 西安710068;

    集成电路与微系统设计航空科技重点实验室,陕西 西安710068;

    航空工业西安航空计算技术研究所,陕西 西安710068;

    集成电路与微系统设计航空科技重点实验室,陕西 西安710068;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 通信网;
  • 关键词

    图形处理系统; 主机接口; 主设备; 调试;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号