首页> 中文期刊>南开大学学报(自然科学版) >应用于CIS的高速低功耗LVDS驱动电路设计

应用于CIS的高速低功耗LVDS驱动电路设计

     

摘要

随着CMOS图像传感器(CIS)在空间分辨率和时间分辨率的不断提升,CIS的数据量在不断增加;同时,现代社会对低功耗CIS的需求也越来越多.设计了应用于CIS的高速低功耗低压差分信号(LVDS)驱动电路.采用输出摆率控制的电流开关驱动器,该结构不需要在电流开关驱动器的输出端外接匹配电阻实现阻抗匹配,从而减小了电路的功耗;同时利用电流开关驱动器的电流源来实现预加重功能,没有额外的电流源和控制电流源的辅助电路,因此减小了 LVDS驱动电路的整体功耗.论文采用0.13 μm CMOS工艺绘制LVDS驱动电路的版图,面积为0.025 mm2.在不同工艺角、电源电压和温度下后仿结果为:LVDS驱动电路在速率为2 Gbit/s时的最高功耗为23.43 mW,此时在100 Ω的终端电阻上的摆幅为439 mV,输出共模电平为1.26 V,抖动为15.0 ps.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号