University of California, Los Angeles.;
机译:使用各种低功耗技术的超低功耗CMOS收发器,用于LR-WPAN应用
机译:采用65 nm CMOS技术的60 Gb / s 173 mW有线接收器前端的设计技术
机译:具有自阈值跟踪和摆动升压技术的低功耗,差分弛豫振荡器,采用0.18-
机译:用于28nm CMOS的低成本FPGA的低功耗6.6 Gb / s有线收发器
机译:超低压CMOS接收器的架构和电路设计技术。
机译:CMOS兼容的铁电NAND闪存用于高密度低功耗和高速三维内存
机译:用于RF接收器的CMOS设计增强技术。使用CMOS技术对具有成分增强和成分减少功能的RF接收器进行分析,设计和实现,以提高灵敏度并降低成本。