声明
摘要
第一章绪论
1.2国内外研究现状
1.3本文的内容和结构
第二章锁相环工作原理和电路模块
2.1锁相环的工作原理
2.2锁相环的电路结构
2.2.1鉴相器
2.2.2电荷泵
2.2.3环路滤波器
2.2.4压控振荡器
2.3锁相环噪声性能分析
2.3.1传输函数特性
2.3.2锁相环的噪声分析和MATLAB仿真
2.4本章小结
第三章基于Sigma-Delta调制器的小数分频锁相环技术
3.1小数分频锁相环原理
3.2Sigma-Delta调制器原理
3.2.1过采样和噪声整形
3.2.2一阶Sigma-Delta调制器原理
3.3高阶SDM调制器结构
3.4MASH结构的Sigma-Delta调制器研究
3.4.1MASH结构中SDM阶数的选择
3.4.1MASH结构输入数据位宽的选择
3.5小数杂散产生机理研究
3.5.1Sigma-Delta调制器的周期性研究
3.5.2频谱中小数杂散定位
3.6本章小结
第四章MASH SDM行为级建模和杂散抑制方法
4.1MASH1-1-1的实现和功能验证
4.2MASH2-1的实现和功能验证
4.3MASH2-2的实现和功能验证
4.4小数杂散抑制方法的分析和实现
4.4.1抑制小数杂散的方法
4.4.2伪随机序列产生
4.4.3添加抖动信号的SDM
4.5本章小结
第五章SDM的电路实现和验证
5.1.1二阶单环SDM的功能实现
5.1.2MASH2-2的功能实现
5.1.3MASH1-1-1的电路实现
5.2逻辑综合与版图生成
5.2.1逻辑综合
5.2.2版图生成
5.3小数分频锁相环电路整体实现
5.4本章小结
第六章总结与展望
6.1工作总结
6.2不足与展望
参考文献
致谢
山东大学;