首页> 中文学位 >CPCI结构S频段变频器本振单元的研究与设计
【6h】

CPCI结构S频段变频器本振单元的研究与设计

代理获取

目录

封面

声明

中文摘要

英文摘要

目录

第一章 绪 论

1.1 课题背景与研究意义

1.2频率合成技术的国内外研究历史与现状

1.3 本文的主要内容

第二章 CPCI总线结构多通道变频器

2.1 CPCI总线简介

2.2 系统组成

2.3 射频单元

2.4 控制单元

2.5 结构要求

2.6 本章小结

第三章 频率合成技术理论

3.1 直接模拟式频率合成技术

3.2 锁相式频率合成技术

3.3 直接数字式频率合成技术

3.4 混合式频率合成技术

3.5 本章小结

第四章 本振源电路的设计与仿真

4.1 本振源指标要求

4.2第一本振设计

4.3第二本振设计

4.4本振源控制电路

4.5 本章小结

第五章 电路的实现与测试

5.1 实物图

5.2 系统调试

5.3 可靠性检验

5.4 指标测试及分析

5.5 本章小结

第六章 总结

致谢

参考文献

攻读硕士学位期间取得的成果

展开▼

摘要

本文研究并设计实现了CPCI结构S频段变频器的两个本振单元。
  CPCI总线是一种高速、可靠、易控制,并且与PCI标准兼容的工业计算机控制总线标准。把射频电路的设计与CPCI总线标准结合,可以使频率源的应用扩展到更多领域。
  论文在CPCI结构多通道S频段变频器整机系统设计的基础上,比较了不同频率合成方法的特点,确定了S频段下变频本振单元的设计方案。分别采用锁相环和DDS激励锁相环的方案设计第一、第二本振。考虑到CPCI系统模块化、小型化以及电磁环境复杂的特点,对电路进行了充分的小型化和电磁兼容设计,设计完成的两个本振源尺寸约为50′25mm和40′50mm。
  本课题在设计时为了有效抑制锁相环的鉴相频率泄露,在锁相环的回环上添加了放大器。最终得到的第一本振输出2925~3020MHz频率,步进10MHz,相位噪声指标达-93dBc/Hz@1KHz,杂散指标优于-69dBc;第二本振输出960.001~970MHz频率,步进1KHz,相位噪声指标达-97dBc/Hz@1KHz,杂散抑制-70dBc。
  本课题的设计具有较强的通用性和实用价值。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号