首页> 中文学位 >基于效率最大化的SOC测试程序优化
【6h】

基于效率最大化的SOC测试程序优化

代理获取

目录

封面

声明

中文摘要

英文摘要

目录

图 录

表 录

符号说明

第一章 绪论

1.1 研究背景

1.2 本文的主要工作与成果

1.3 论文结构

1.4 准备工作

1.5 本章小结

第二章 芯片介绍和以测试需求为导向来选择测试硬件

2.1 芯片及应用系统介绍

2.2 芯片应用

2.3 芯片测试要求

2.4 以芯片的测试为导向对硬件的选择和开发

2.5 测试环境的要求

2.6 本章小结

第三章 芯片成本控制的重要性

3.1 芯片制造的成本

3.2 芯片封装的成本

3.3 芯片测试的成本

3.4 本章小结

第四章 测试时间减少来控制成本

4.1 针对本项目减少测试时间的方法

4.2 程序的调试和稳定性验证

4.3 本章小结

第五章 最终测试程序的验证及数据统计

5.1 程序的验证及数据采集

5.2 程序优化结果及优化前后对比

5.3 本章小结

第六章 总结

参考文献

致谢

攻读硕士学位期间已发表或录用的论文

展开▼

摘要

集成电路发展到今天的SOC时代,各个公司之间产品的竞争很大程度上取决于成本的竞争,。而如何有效及时地开发出具有高良率和高测试效率的测试程序逐渐成为测试业界最关心的问题。
  芯片的制造成本,主要在三个方面,晶圆,封装,测试。其中,测试的成本,一般是根据机台的利用时间来计算。所以对于相对而言是灵活性最大,最容易即时显现效果的地方。测试时间减少,也就意味着整体的测试成本的降低。
  本文将讨论一种针对SOC芯片的低成本测试时间减少解决方案,该方案只是在原有的测试平台(V93K)基础上,改良测试方法和提升测试效率,就可以在保证测试精度和稳定性的前提下实现对芯片要求的所有工程/量产测试需求。其最大的优点是大大降低ATE本身的时间成本,提高的芯片的产出,及时占领市场。
  测试时间的有效降低的方法,包括了测试频率的调整,测试方法的等效转换,测试硬件的微调,以及测试程序的优化和后期测试数据的分析,在保证测试稳定不受影响的前提下,针对性的选择适当的方法,使测试程序得到做合理的优化。
  通过之前描述测试时间优化的方法的应用,对目前程序进行针对性的完善,使测试时间相对原来的基础上减少了33%,从而降低了芯片的生产成本,又加速了产品到市场的周期,使产品可以稳定保持产品上市以来第一的市占率。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号