文摘
英文文摘
西北工业大学学位论文知识产权声明书及西北工业大学学位论文原创性声明
第一章绪论
1.1研究意义
1.2国内外发展概况
1.3论文的相关工作
第二章设计描述
2.1设计要求
2.2 FIFO的结构
2.2.1端口说明
2.2.2工作模式
2.3设计方案的确定
第三章控制逻辑的设计
3.1硬件描述语言Verilog
3.2逻辑综合
3.3控制逻辑的实现
3.3.1可综合代码的编写
3.3.2 FIFO的Verilog描述
3.3.3 RTL代码的设计
第四章存储阵列的实现
4.1存储单元的研究
4.1.1单元结构
4.1.2工作原理
4.1.3存储单元的设计[7]
4.2灵敏读放电路的研究
4.3预充电电路的设计
4.4存储阵列的布局
4.5译码器的研究
第五章FIFO的版图设计
5.1工艺介绍
5.2版图的设计方法与策略
5.2.1全定制设计法
5.2.2门阵列设计法
5.2.3标准单元设计法
5.2.4层次化设计方法
5.3标准单元库的建立
5.3.1基本单元的设计
5.3.2 CMOS的闩锁效应
5.3.3防静电损伤(ESD)
5.3.4低功耗设计技术[11]
5.4自动布局布线的版图设计
5.4.1版图设计流程
5.5版图的验证
5.5.1设计规则检查(DRC)
5.5.2版图与电路图一致性检查LVS
5.5.3版图寄生参数提取(LPE)
5.5.4后仿真
第六章逻辑仿真
第七章测试分析
7.1测试方法
7.2测试设备
7.3主要技术指标
7.4测试结果
7.5结果分析
第八章总结
致谢
参考文献
研究成果