首页> 中文学位 >片上系统DCR、OPB总线及相关模块的设计与验证
【6h】

片上系统DCR、OPB总线及相关模块的设计与验证

代理获取

摘要

由于半导体工艺技术的不断发展,IC设计者能够将复杂的功能集成到单硅片上。正是在集成电路(IC)向集成系统(IS)转变的潮流下,片上系统(SoC)应运而生。片上系统的产生使得基于 IP重用的设计方法开始出现,这对整合众多 IP有着重大意义,所以片上总线及其接口的效率决定了SoC的效率。
  论文主要以 DCR和 OPB总线为基础设计了多个可重用模块,包括八路 PWM模块、四路频率采集器模块和三路光栅编码器模块。分析了它们的设计思路以及要达到的目标。针对每一个模块编写了对应的测试激励,使用直接测试方法,给各个模块以特定的输入,查看每个模块的输出结果。
  模块设计完成后,把每个模块与对应的总线相连时,但数据的输入有时不会按照所预期的被采集到,通过加入同步模块可以避免这种情况的发生。本文设计的三个模块以重用于类似的总线时序要求中。在其他芯片设计中如果用到这三个模块时,直接使用,省去了大量的设计的时间,这正是本论文的设计工作的意义。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号