首页> 中文学位 >基于Encounter的深亚微米布局设计和布线方法研究
【6h】

基于Encounter的深亚微米布局设计和布线方法研究

代理获取

目录

封面

声明

中文摘要

英文摘要

目录

第一章 绪论

1.1 布局布线的发展

1.2 课题的提出

1.3 项目研究的意义

1.4 论文内容及架构

第二章 深亚微米集成电路物理特性

2.1 电容效应

2.2 延时计算方法

2.3 信号完整性分析

2.4 本章小结

第三章 超大规模集成电路后端设计基本流程

3.1 当今集成电路的发展概况

3.2 设计方法学

3.3 后端设计基本流程研究

3.4 本章小结

第四章 静态时序分析

4.1 为什么要进行静态时序分析

4.2 静态时序分析的目的

4.3 静态时序分析的几个重要概念

4.4 以R2R路径为例进行时序分析

4.5 时序优化

4.6 本章小结

第五章 基于SoC Encounter的后端布局设计和布线方法研究

5.1 开发环境介绍

5.2 基于SoC Encounter的后端布局设计和布线方法研究

5.3 本章小结

第六章 总结

致谢

参考文献

展开▼

摘要

集成电路自发明至今已经过了半个世纪,50多年的高速发展使得集成电路规模更大,更高的集成度也使特征尺寸越来越小。如今集成电路已经渗透到现代化生活的方方面面。现代通信、医疗和交通系统,全都依赖于集成电路而存在。然而,集成电路设计也面临诸多挑战,如特征尺寸的缩小导致互连线串扰提高,时序收敛因多个变量互相牵制变得更加复杂,如何预测并能够真实反映这些深亚微米效应,需要通过研究找出一个简单可信赖的后端设计流程。
  本文章采用Cadence公司Soc Encounter后端工具对基于0.18μm工艺的ASIC芯片进行后端设计研究,分析了自动布局布线的过程和原理,对SoC Encounter的布线机制进行了深入的分析,并完成AGC模块的布线。
  后端设计分为设计前的数据准备、布局规划、标准单元放置、时钟树综合、静态时序分析、布线等几个阶段,本文重点研究了时钟树综合和静态时序分析。其中,时钟树综合通过三组实验进行对比研究,提出了采用专用大驱动时钟缓冲器和反相器进行时钟树综合来提高时钟树时序质量的方法。接着,对时钟树综合之后和布线后分别进行静态时序分析并做时序优化,最终修正了所有时序违反,满足了模块对时序的要求。本文同时研究了DFM的相关内容,重点讨论了天线效应的产生原理及常用修正方法。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号