首页> 中文学位 >Link-16数据链波形分析与FPGA工程实现
【6h】

Link-16数据链波形分析与FPGA工程实现

代理获取

目录

声明

第一章 绪 论

1.1 论文研究背景及意义

1.2 国内外研究现状与发展趋势

1.3 论文主要工作

第二章 Link-16系统与仿真

2.1 JTIDS/MIDS结构

2.2 J消息结构及功能

2.3 Link-16抗干扰技术

2.4 AWGN信道Link-16系统仿真实现

2.5 AWGN信道JTIDS扩频序列优化设计

2.6 小 结

第三章 复杂信道JTIDS波形传输性能分析

3.1 Nakagami衰落模型

3.2 衰落信道下JTIDS波形传输性能仿真

3.3 BNI模型

3.4 衰落信道下JTIDS波形抗干扰性能仿真

3.5 小 结

第四章 JTIDS中频仿真系统的设计与实现

4.1 中频仿真系统设计

4.2 Link-16波形的VHDL模块设计

4.3 CPCI总线接口设计与实现

4.4 小 结

结 束 语

致谢

参考文献

作者在学期间取得的学术成果

缩略词中英文对照

展开▼

摘要

Link-16数据链(TADIL-J)是美军及北约等国家陆、海、空军应用最为广泛的战术数据链,可在战时作为主要数据链。联合战术信息分发系统(JTIDS)是Link-16的通信终端,具备通信、相对导航、网内敌我识别三大通信功能。Link-16数据链自20世纪90年代装备美军以来,已经成为世界各个军事强国研究和借鉴的热点。
  本文从研究JTIDS的系统模型入手,着重做了如下创新研究:
  1.改进了CCSK移位扩频序列,并进行了正交序列生成实验,仿真验证了AWGN信道下准正交序列的扩频性能在10-5误码率指标下有0.2dB的提升;
  2.针对未来战场面临复杂电磁环境,推导出 Nakagami平坦慢衰落信道下, JTIDS波形的传输误码率公式,并完成了计算机仿真验证;
  3.推导了存在阻塞式干扰(BNI)条件下 JTIDS的传输误码率表达式,进一步推导出了JTIDS波形通过Nakagami平坦慢衰落信道的抗干扰性能公式,并完成了计算机仿真验证;
  4.基于高性能数字信号处理平台,设计中频数字化JTIDS信号源,包括关键模块设计、软件设计,完成了系统联调与调试。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号