首页> 中文学位 >基于硬件描述语言和SOPC的循环纠错码编译码器的设计和实现
【6h】

基于硬件描述语言和SOPC的循环纠错码编译码器的设计和实现

代理获取

目录

文摘

英文文摘

第1章绪论

第2章循环纠错码的编、译码器的VHDL实现

2.1循环纠错码的编译码原理

2.1.1循环码原理

2.1.2编码原理

2.1.3译码原理

2.2编译码器的VHDL实现

2.2.1硬件描述语言VHDL

2.2.2编码器的VHDL实现

2.2.3译码器的VHDL实现

2.3仿真验证

2.3.1编码器的仿真验证

2.3.2译码器的仿真验证

2.4小结

第3章SOPC简介

3.1可编程逻辑器件的特点及其发展趋势

3.2 Virtex Ⅱ结构特点

3.3微处理器IP Core——MicroBlaze

3.3.1 MicroBlaze结构

3.3.2 MicroBlaze总线接口

3.4 SOPC的基本特征及设计

3.4.1 SOPC的基本特征

3.4.2 SOPC设计

3.5小结

第4章循环纠错码编译码器的SOPC实现

4.1编译码器的C程序实现

4.1.1编译码器的C程序实现

4.1.2编译码器的运行结果

4.2循环纠错码的SOPC设计

4.2.1 EDK简介

4.2.2设计实现过程

4.2.3用SOPC设计所得的相关结果

4.4小结

第5章结论与展望

致 谢

参考文献

附录1:攻读硕士学位期间发表的文章

附录2:译码器的VHDL实现程序

附录3:译码器的C语言实现程序

附录4:构建硬件平台的MHS文件

展开▼

摘要

该课题来源于

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号