首页> 外文会议>Electrical Overstress/Electrostatic Discharge Symposium >A new full-chip verification methodology to prevent CDM oxide failures
【24h】

A new full-chip verification methodology to prevent CDM oxide failures

机译:一种新的全芯片验证方法,可防止CDM氧化物故障

获取原文

摘要

This paper describes a new full-chip CDM ESD verification method that enables the evaluation of complete integrated circuits (ICs) for CDM risk. We demonstrate that a robust analysis must comprehend millions of locations of driver-receiver (D/R) pairs on an IC, an accurate model of the grid resistance and an adequate representation of the CDM current distribution.
机译:本文介绍了一种新的全芯片CDM ESD验证方法,可以评估CDM风险的完整集成电路(IC)。我们表明,稳健的分析必须理解IC上的数百万个驾驶员 - 接收器(D / R)对,准确的电阻模型和CDM电流分布的足够表示。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号