机译:将UAHPL-DA系统与VLSI设计工具集成以支持VLSI DA课程
机译:用于片上培训和分类能力的级联支持向量机的硬件高效VLSI设计
机译:使用Vivado设计套件熟练设计空间探索Zynq SoC:高性能AXI接口的定制设计,用于使用硬件 - 软件共同设计的PL和DDR内存高速数据传输
机译:用于VLSI SoC类设计支持的硬件和软件工具集成
机译:集成的VLSI封装支持软件环境的设计和实现
机译:整合基于网络的自我管理工具(在网络上管理联合疼痛和资源)对具有基于网络的社交网络支持工具的骨关节炎相关的关节疼痛(在网络参与方面的参与):设计开发和早期评估
机译:VLSI-SoC:SoC和SiP的设计方法:第16届IFIP WG 10.5 / IEEE超大规模集成国际会议,VLSI-SoC 2008年,希腊罗得岛,2008年10月13日至15日,修订的论文
机译:VLsI(超大规模集成)设计工具,参考手册,3.0版